特許
J-GLOBAL ID:200903076039654948

アナログデジタル変換器

発明者:
出願人/特許権者:
代理人 (1件): 森下 賢樹
公報種別:公開公報
出願番号(国際出願番号):特願2004-071393
公開番号(公開出願番号):特開2005-260723
出願日: 2004年03月12日
公開日(公表日): 2005年09月22日
要約:
【課題】複数の増幅回路を備えるAD変換器を効率的に設計する。【解決手段】AD変換器は、第1増幅回路11、第2増幅回路15、第3増幅回路19および第4増幅回路21といったように複数の増幅回路を備える。複数の増幅回路の内、実質的に同一の増幅率を有する増幅回路の間でも、精度が要求される増幅回路の回路定数および回路構成の少なくとも一方を、許容される範囲内において、高い仕様にした。また、精度が要求されない増幅回路の回路定数および回路構成の少なくとも一方を、許容される範囲内において、低い仕様にした。入力アナログ信号が最初に入力される増幅回路の回路定数および回路構成の少なくとも一方を、他の増幅回路の回路定数および回路構成の少なくとも一方より高い仕様にした。【選択図】図1
請求項(抜粋):
入力アナログ信号を複数回に分けて複数ビットのデジタル信号に変換するアナログデジタル変換器であって、 複数の増幅回路を有し、該複数の増幅回路の内、実質的に同一の増幅率を有する2個以上の増幅回路の回路定数および回路構成の少なくとも一方が異なることを特徴とするアナログデジタル変換器。
IPC (2件):
H03M1/14 ,  H03F3/70
FI (2件):
H03M1/14 A ,  H03F3/70
Fターム (17件):
5J022AA15 ,  5J022AB01 ,  5J022BA06 ,  5J022CA10 ,  5J022CB06 ,  5J022CF02 ,  5J500AA01 ,  5J500AA25 ,  5J500AF18 ,  5J500AH10 ,  5J500AH29 ,  5J500AH38 ,  5J500AK05 ,  5J500AK26 ,  5J500AK41 ,  5J500AT06 ,  5J500AT07
引用特許:
出願人引用 (1件)
  • 特開平4-26229号公報
審査官引用 (3件)
  • 特開平4-026229
  • A/D変換装置
    公報種別:公開公報   出願番号:特願2002-044057   出願人:大見忠弘
  • 特開平4-026229

前のページに戻る