特許
J-GLOBAL ID:200903076529764750

トラッキングエラー信号生成装置

発明者:
出願人/特許権者:
代理人 (1件): 宮井 暎夫
公報種別:公開公報
出願番号(国際出願番号):特願2001-375804
公開番号(公開出願番号):特開2003-178471
出願日: 2001年12月10日
公開日(公表日): 2003年06月27日
要約:
【要約】【課題】 高倍速時(例えばDVD20倍速)に影響する位相比較手段(遅延器、位相比較器)の位相オフセットによるオフセット電圧を初期学習時に検出可能とする。【解決手段】 記録媒体に収束レーザーを投射し、その反射光より2つの信号を生成する信号生成手段100と、2つの信号間の位相を比較しトラッキングエラー信号を生成する位相比較手段210と、トラッキングエラー信号に含まれる出力オフセット電圧を初期学習時に記憶させ、データ再生時に補正するオフセット電圧補正手段300を有するトラッキングエラー信号制御装置に、システム上の基準クロックを位相比較手段210に入力する経路を備えている。この構成により初期学習時の再生信号が無入力時において、位相比較手段210の入力信号を同相信号にすることができ、位相比較手段210の位相オフセットによる出力オフセット電圧を検出することが可能となる
請求項(抜粋):
記録媒体に収束レーザー光を投射し、その反射光より複数の信号を生成する信号生成手段と、前記複数の信号間の位相を比較することによりトラッキングエラー信号を生成する位相比較手段と、前記トラッキングエラー信号に含まれる内部オフセット電圧を記憶し、前記内部オフセット電圧を基に前記トラッキングエラー信号を補正するオフセット電圧補正手段と、前記内部オフセット電圧を検出するための基準クロックを前記位相比較手段に入力する経路とを備えたトラッキングエラー信号生成装置。
Fターム (8件):
5D118AA14 ,  5D118BF02 ,  5D118CA13 ,  5D118CB03 ,  5D118CC12 ,  5D118CD03 ,  5D118CD11 ,  5D118CF05

前のページに戻る