特許
J-GLOBAL ID:200903076625394688

半導体装置の入力端子電位固定回路

発明者:
出願人/特許権者:
代理人 (1件): 岩橋 文雄 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平11-101061
公開番号(公開出願番号):特開2000-295086
出願日: 1999年04月08日
公開日(公表日): 2000年10月20日
要約:
【要約】【課題】 入力端子を半導体装置内部でプルアップ、またはプルダウン固定し、後に信号入力端子として使用した場合、消費電力が大きくなる。【解決手段】 入力端子1をプルダウン固定するN型トランジスタ3とそれを駆動するDフリップフロップ5により構成され、半導体装置にリセットがかかるとDフリップフロップ5が初期化されN型トランジスタ3をONすることで入力端子1を自動でプルダウン固定でき、その後、入力端子1に信号入力があると、Dフリップフロップのデータが変化し、N型トランジスタ3をOFFすることで自動的にプルダウン固定を解除することができ、消費電力を抑えることができる。
請求項(抜粋):
入力端子を“L”電位固定するためのN型トランジスタと前記N型トランジスタを駆動するインバータと前記インバータを駆動するDフリップフロップを内蔵する半導体装置において、前記半導体装置のリセット信号によりDフリップフロップがリセットされることでN型トランジスタをONし、入力端子を自動的に“L”電位固定することができ、かつ、前記“L”電位固定ののち、入力端子に“H”入力があるとDフリップフロップからの信号によりN型トランジスタをOFFすることで入力端子の“L”電位固定が自動的に解除されることを特徴とする半導体装置。
Fターム (8件):
5J056AA00 ,  5J056AA01 ,  5J056BB17 ,  5J056CC14 ,  5J056DD12 ,  5J056DD28 ,  5J056EE07 ,  5J056FF08

前のページに戻る