特許
J-GLOBAL ID:200903076887238539

パルスデューティ補正回路

発明者:
出願人/特許権者:
代理人 (1件): 徳若 光政
公報種別:公開公報
出願番号(国際出願番号):特願平10-060492
公開番号(公開出願番号):特開平11-243327
出願日: 1998年02月25日
公開日(公表日): 1999年09月07日
要約:
【要約】【課題】 パルスデューティの補正を可能にし、PLL回路での高周波数までの発生を可能にしたパルスデューティを補正回路を提供する。【解決手段】 パルス信号を受けるインバータ回路の出力信号の立ち上がり時間と立ち下がり時間を制御するための電流制御回路又は上記インバータ回路の出力信号を波形整形する波形整形バッファのロジックスレッショルド電圧を波形整形された出力信号のパルスデューティを検出するパルスデューティ検出回路で制御して、その出力信号を所望のパルスデューティとなるように調整する。
請求項(抜粋):
パルス信号を受けるインバータ回路と、上記インバータ回路の出力信号の立ち上がり時間と立ち下がり時間を制御するための電流制御回路と、上記インバータ回路及びその接続列の出力信号を受けて波形整形された出力信号を形成する波形整形バッファと、上記波形整形バッファで波形整形された出力信号を受け、そのパルスデューティを検出するパルスデューティ検出回路とを備え、上記パルスデューティ検出回路の出力信号により上記電流制御回路を制御して、その立ち上がり時間と立ち下がり時間を制御して上記波形整形された出力信号が所望のパルスデューティとなるように調整してなることを特徴とするパルスデューティ補正回路。
IPC (4件):
H03K 5/05 ,  H03K 3/017 ,  H03K 19/0948 ,  H03L 7/08
FI (4件):
H03K 5/05 ,  H03K 3/017 ,  H03K 19/094 B ,  H03L 7/08 Z

前のページに戻る