特許
J-GLOBAL ID:200903077165535519

クロック再生回路

発明者:
出願人/特許権者:
代理人 (1件): 福山 正博
公報種別:公開公報
出願番号(国際出願番号):特願平11-010081
公開番号(公開出願番号):特開2000-209229
出願日: 1999年01月19日
公開日(公表日): 2000年07月28日
要約:
【要約】【課題】送受信側で供給される網クロックが異なる場合でも、送信データのソースクロックが高精度で再生可能なクロック再生回路を提供する。【解決手段】受信セルをセル分解手段11で分解したタイムスタンプとデータバッファ12の占有量に基づき補正値発生回路14で発生した補正値を加算した補正タイムスタンプをパルス発生手段19に入力して、網クロックを計数する第2のカウンタ18の出力との一致によりパルスを発生してゲート20に入力する。
請求項(抜粋):
送信部からのデータとタイムスタンプのセル化された受信セルに基づいて、再生クロックを得るセル分解手段、データバッファ、パルス発生手段、ゲート、ゲート制御手段、位相同期ループ及び網クロックが入力される第2及び第3のカウンタを有するクロック再生回路において、前記パルス発生手段は、前記セル分解手段が分解したタイムスタンプと前記データバッファの占有量に基づく補正値発生回路からの補正値を加算器で加算した補正タイムスタンプと、前記第2のカウンタの出力との一致時にパルスを発生して前記ゲートに入力するよう構成することを特徴とするクロック再生回路。
IPC (3件):
H04L 12/28 ,  H04L 7/033 ,  H04L 7/08
FI (3件):
H04L 11/20 E ,  H04L 7/08 Z ,  H04L 7/02 B
Fターム (12件):
5K030GA11 ,  5K030HA10 ,  5K030HB29 ,  5K030JA06 ,  5K030KA03 ,  5K030LA01 ,  5K047AA11 ,  5K047BB16 ,  5K047GG08 ,  5K047MM24 ,  5K047MM35 ,  5K047MM56
引用特許:
審査官引用 (6件)
全件表示

前のページに戻る