特許
J-GLOBAL ID:200903077225508826

オフセット補償回路

発明者:
出願人/特許権者:
代理人 (1件): 安富 耕二 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平9-078310
公開番号(公開出願番号):特開平10-276048
出願日: 1997年03月28日
公開日(公表日): 1998年10月13日
要約:
【要約】【課題】電流電圧変換回路の出力電圧中のオフセットを補償する。【解決手段】負入力端子に受光素子3が接続される差動増幅回路1と、出力信号を差動増幅回路1の負入力端子に帰還する抵抗4とからなる電流電圧変換回路において、電流電圧変換回路の出力電圧は可変利得増幅回路5で増幅された後、可変利得増幅回路5の出力信号のボトム値が検波される。ボトム値と基準値Vr1とが比較回路7で比較され、ボトム値と基準値Vr1との差に応じて、抵抗4に流れる電流が調整される。その為、出力端子OUTから発生する可変利得増幅回路5の出力信号中のオフセットが補償される。また、可変利得増幅回路5の出力信号のピーク値が検出され、ピーク値と基準値Vr2との差に応じて可変利得増幅回路5の利得が制御されるため、所定レベルの出力信号を得ることができる。
請求項(抜粋):
入力電流を電圧に変換する電流電圧変換回路のオフセット補償回路であって、前記電流電圧変換回路の出力電圧に基づき、前記入力電流が無い状態でのレベルを検出する第1レベル検出回路と、該第1レベル検出回路の出力信号に応じて、前記電流電圧変換回路の出力電圧を補正する補正信号を発生する補正回路と、から成ることを特徴とするオフセット補償回路。
IPC (2件):
H03F 3/34 ,  H03F 3/08
FI (2件):
H03F 3/34 B ,  H03F 3/08
引用特許:
審査官引用 (4件)
全件表示

前のページに戻る