特許
J-GLOBAL ID:200903078926023181
表示処理装置
発明者:
出願人/特許権者:
代理人 (1件):
鈴江 武彦 (外5名)
公報種別:公開公報
出願番号(国際出願番号):特願2001-023757
公開番号(公開出願番号):特開2002-229551
出願日: 2001年01月31日
公開日(公表日): 2002年08月16日
要約:
【要約】【課題】表示用メモリの非連続のアドレスから表示データを読み出す場合にアクセス時間を短縮して高速に表示を行う。【解決手段】バンク構成を有するシンクロナスDRAMからなる表示データメモリ18を用い、ロウアドレスの切替えに対応させてバンクが異なるように1画面分の表示データを所定単位毎に書き込んでおく。表示コントローラ21は表示データメモリ18の各バンク領域から前記所定単位毎に交互にデータを読み出し、これらのデータを表示ドライバ23に転送して画面上に表示する。これにより、一方のバンクをアクセス中に他方のバンクをプリチャージしながら、2つのバンクから交互にデータを所定単位毎に連続して読み出すことができ、連続なアドレスからデータを読み出す場合と変わらないアクセス時間で表示を行うことが可能となる。
請求項(抜粋):
少なくとも2つのバンク領域を有する同期型メモリと、1画面分の表示データをロウアドレスの切替えに対応させて所定単位毎に前記同期型メモリの前記各バンク領域に交互に書き込むデータ書込み手段と、このデータ書込み手段により前記同期型メモリに書き込まれた前記1画面分の表示データを前記各バンク領域から前記所定単位毎に交互に読み出すデータ読出し手段と、このデータ読出し手段により前記所定単位毎に順次読み出されるデータを保持する保持手段と、この保持手段に所定ライン分のデータが保持されたときに、これらのデータを1ライン毎にスキャンして画面上に表示する表示駆動手段とを具備したことを特徴とする表示処理装置。
IPC (8件):
G09G 5/00 550
, G06F 12/06 523
, G06F 12/06 540
, G06T 1/60 450
, G09G 3/20 631
, G09G 3/36
, G11C 11/407
, G11C 11/401
FI (8件):
G09G 5/00 550 P
, G06F 12/06 523 C
, G06F 12/06 540 E
, G06T 1/60 450 F
, G09G 3/20 631 B
, G09G 3/36
, G11C 11/34 362 S
, G11C 11/34 362 H
Fターム (57件):
5B047AB02
, 5B047EA03
, 5B047EA05
, 5B047EA07
, 5B047EB02
, 5B047EB06
, 5B060AB13
, 5B060AC13
, 5B060CA15
, 5B060GA04
, 5B060GA09
, 5B060HA06
, 5C006AA02
, 5C006AA03
, 5C006AB01
, 5C006AC24
, 5C006AF03
, 5C006AF04
, 5C006AF42
, 5C006BB11
, 5C006BC16
, 5C006BF02
, 5C006FA12
, 5C080AA10
, 5C080BB05
, 5C080DD08
, 5C080EE23
, 5C080FF12
, 5C080GG15
, 5C080GG17
, 5C080JJ01
, 5C080JJ02
, 5C080JJ04
, 5C080JJ07
, 5C080KK02
, 5C082AA01
, 5C082BB15
, 5C082BB22
, 5C082BD02
, 5C082DA54
, 5C082DA55
, 5C082DA59
, 5C082DA64
, 5C082DA65
, 5C082DA86
, 5C082MM02
, 5M024AA49
, 5M024BB30
, 5M024BB35
, 5M024BB36
, 5M024JJ02
, 5M024KK10
, 5M024KK24
, 5M024LL01
, 5M024PP01
, 5M024PP07
, 5M024PP10
前のページに戻る