特許
J-GLOBAL ID:200903079166027013

過電流制限回路

発明者:
出願人/特許権者:
代理人 (1件): 中村 恒久
公報種別:公開公報
出願番号(国際出願番号):特願平4-045360
公開番号(公開出願番号):特開平6-113526
出願日: 1992年03月03日
公開日(公表日): 1994年04月22日
要約:
【要約】【目的】 実装面積を縮小し、コストを安くする過電流制限回路を提供する。【構成】 ある周波数でスイツチングさせた電流を検出する場合、検出抵抗R1に発生する電圧に、ノイズ等によりサージ電圧が発生する可能性があるから、そのサージ電圧が発生する期間をマスクするマスク回路12を設け、RCフイルタ回路をなくす。
請求項(抜粋):
スイツチング素子に直列に過電流制限用抵抗を接続し、前記スイツチング素子に流れる電流を、抵抗に発生する電圧で検出し、スイツチング素子に一定の電流以上流れないように動作させる過電流制限回路において、前記電圧検出時に、前記抵抗にノイズ等によりサージ電圧が発生する期間をマスクするマスク回路が設けられたことを特徴とする過電流制限回路。
IPC (7件):
H02M 1/00 ,  G01R 19/00 ,  G05F 1/10 301 ,  G05F 1/10 304 ,  H01H 69/00 ,  H02M 3/28 ,  H02M 7/48

前のページに戻る