特許
J-GLOBAL ID:200903079239202668

レベルシフト回路

発明者:
出願人/特許権者:
代理人 (1件): 宮井 暎夫
公報種別:公開公報
出願番号(国際出願番号):特願2000-132561
公開番号(公開出願番号):特開2001-313561
出願日: 2000年05月01日
公開日(公表日): 2001年11月09日
要約:
【要約】【課題】 論理レベルのハイレベル、ローレベルの両方ともに高速に移動(シフト)させる。【解決手段】 電流源を構成するp型MOSトランジスタM11と、カレントミラーを構成するn型MOSトランジスタM13,M14と、論理入力するp型MOSトランジスタM12と、出力電圧を制限する電圧リミッタとなるp型MOSトランジスタM15,M16を設ける。
請求項(抜粋):
電流源と、論理入力信号に応じてオンオフする論理入力素子と、前記電流源の電流が入力側素子に供給され前記論理入力素子に出力側素子が直列接続され前記出力側素子より論理出力信号が取り出されるカレントミラーと、前記論理出力信号のレベルを制限する電圧リミッタとを備えたレベルシフト回路。
IPC (2件):
H03K 19/0185 ,  H03K 19/0175
FI (2件):
H03K 19/00 101 B ,  H03K 19/00 101 A
Fターム (17件):
5J056AA00 ,  5J056AA11 ,  5J056BB02 ,  5J056CC02 ,  5J056CC21 ,  5J056DD02 ,  5J056DD13 ,  5J056DD28 ,  5J056DD35 ,  5J056DD39 ,  5J056DD56 ,  5J056EE06 ,  5J056EE07 ,  5J056FF08 ,  5J056HH01 ,  5J056HH02 ,  5J056KK01
引用特許:
審査官引用 (11件)
  • 差動入力回路
    公報種別:公開公報   出願番号:特願平9-211348   出願人:新日本製鐵株式会社
  • 特開平4-192807
  • 入力回路及び半導体集積回路装置
    公報種別:公開公報   出願番号:特願平10-285286   出願人:富士通株式会社
全件表示

前のページに戻る