特許
J-GLOBAL ID:200903079556723541

電源バツクアツプ回路

発明者:
出願人/特許権者:
代理人 (1件): 金山 敏彦 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平3-285025
公開番号(公開出願番号):特開平5-122869
出願日: 1991年10月30日
公開日(公表日): 1993年05月18日
要約:
【要約】【目的】 2個のコンデンサに残っている電荷を有効利用できる電源バックアップ回路を提供する。【構成】 2個のコンデンサを並列または直列に接続するMOSFET14,16,18,21、およびこれらのMOSFETを開閉制御するコンパレータ23,24を設けた。主電源3が遮断された場合、主電源3の遮断直後はすべてのMOSFETの状態は直前の状態を保持しており、C点の電圧がA点の電圧よりMOSFET16の電圧降下分だけ低くなるまでコンデンサ13は単独で放電し、その後コンデンサ13,17は並列に放電する。そして、B点の電圧が電池10の電圧より低くなると、MOSFET14,16,21はオフ状態となり、コンデンサ17のみ放電し、A点の電圧が電池10の電圧より低くなると、MOSFET18が導通状態となり、コンデンサ13,17は直列に接続されて放電する。
請求項(抜粋):
所定の機能を有する素子に電力を供給する主電源と、主電源から供給される電力により充電されかつ主電源からの電力供給がない場合に前記素子へ電力を供給する少なくとも2個のバックアップ用のコンデンサと、主電源およびコンデンサからの電力供給がない場合に前記素子へ電力を供給するバックアップ用の電池とを備える電源バックアップ回路において、前記2個のコンデンサを並列または直列に接続する複数のスイッチング素子と、複数のスイッチング素子を開閉制御する制御手段と、を備え、前記制御手段は、主電源から供給される電力により2個のコンデンサを充電する場合は2個のコンデンサを並列に接続し、主電源の遮断直後は2個のコンデンサを並列に接続して放電させ、コンデンサの端子電圧が所定電圧以下になった場合には2個のコンデンサを直列に接続して放電させるように複数のスイッチング素子を開閉制御することを特徴とする電源バックアップ回路。
引用特許:
審査官引用 (1件)
  • 特開昭48-064445

前のページに戻る