特許
J-GLOBAL ID:200903079595465959

マイクロコンピュータ

発明者:
出願人/特許権者:
代理人 (1件): 森本 義弘
公報種別:公開公報
出願番号(国際出願番号):特願2000-062763
公開番号(公開出願番号):特開2001-249913
出願日: 2000年03月08日
公開日(公表日): 2001年09月14日
要約:
【要約】【課題】 システムに対して、必要なときにのみハードウェアの初期化を確実に行うことができ、電子機器のシステム制御におけるノイズによる暴走を防止することができるマイクロコンピュータを提供する。【解決手段】 電子機器のリセット信号に対して、その仕様に合わせて規格化された入力期間を比較器104に設定することにより、リセット端子101に入力される信号の入力期間がリセット信号の規格サイクル以下の場合に、その入力信号をノイズとして除去するとともに、ハードウエアでベクタアドレスを分離できない場合にも、入力期間の測定結果を保持しているRAMをソフトウエアで判別して、電子機器のシステム制御をユーザー仕様に合わせたプログラムへ分岐させる。
請求項(抜粋):
リセット端子から入力される信号をリセット信号としてリセット状態に移行するマイクロコンピュータにおいて、前記リセット端子から入力された信号の入力期間をカウントするカウンタと、ソフトウエアにより前記リセット信号に対する所定期間が設定可能な比較器と、前記所定期間の経過時に、前記カウンタによるカウント値と前記比較器の設定値との比較結果に基づいて、前記リセット端子からの入力信号を前記リセット信号として、マイクロコンピュータの動作状態をリセット状態へ移行させるリセット制御部とを備えたことを特徴とするマイクロコンピュータ。
Fターム (2件):
5B062AA08 ,  5B062HH08

前のページに戻る