特許
J-GLOBAL ID:200903079737766188

電源制御回路

発明者:
出願人/特許権者:
公報種別:公開公報
出願番号(国際出願番号):特願平5-030836
公開番号(公開出願番号):特開平6-243269
出願日: 1993年02月19日
公開日(公表日): 1994年09月02日
要約:
【要約】【目的】 電源投入時に装置を確実に立ち上げることを目的とする。【構成】 リセット回路1の出力をマイコンピュータ2のリセット端子に接続すると共に、ダイオード3と抵抗4の直列回路を介しトランジスタ5のベースに接続する。次に、トランジスタ5のエミッタは接地し、コレクタは抵抗を介し電源に接続する。そこでトランジスタ5のコレクタは抵抗7を介しトランジスタ8のベースに接続し、トランジスタ8のコレクタは抵抗9を介し接地すると共に、出力端子10に接続される。
請求項(抜粋):
マイクロコンピュータを使用する回路において、マイクロコンピュータ用のリセット回路の出力信号を使用して周辺回路の電源の立上げのタイミングを制御することを特徴とする電源制御回路。
IPC (3件):
G06F 15/78 510 ,  G06F 1/26 ,  G06F 1/24
FI (2件):
G06F 1/00 334 B ,  G06F 1/00 351
引用特許:
審査官引用 (1件)
  • 特開平3-002994

前のページに戻る