特許
J-GLOBAL ID:200903079826929651

シフトパス回路

発明者:
出願人/特許権者:
代理人 (1件): 内原 晋
公報種別:公開公報
出願番号(国際出願番号):特願平3-279483
公開番号(公開出願番号):特開平5-119123
出願日: 1991年10月25日
公開日(公表日): 1993年05月18日
要約:
【要約】【目的】 不良箇所を含む論理ブロックの特定を容易にする。【構成】 シフトパス回路の入力パス及び出力パス301,302は論理回路10を分割した論理ブロック101〜104内に形成され、論理回路10を形成しているレジスタ又はメモリ20を全て直列に接続している。論理パスとシフトパスとの選択はモード信号パス201〜204により各論理ブロック101〜104内に入力されるモード信号によって行われる。バイパス回路の出力パス401〜404は論理ブロック101〜104内のシフトパス回路の全て又は一部をバイパスしている。そして、バイパスしたシフトパス回路内に不良箇所が存在すると、例えば、読み出し不能となった“A”で示すバイパス回路より前の部分のレジスタ又はメモリの内容をバイパス回路を経由して読み出すことができる。
請求項(抜粋):
複数のブロックに分割した論理回路に含まれるレジスタ又はメモリを直列に接続するパスを有し、かつモード信号を入力することにより、前記レジスタ又はメモリを直列に接続するパスのみを選択することを可能とするシフトパス回路において、前記ブロック内に含まれるシフトパス回路の全て、又は一部をバイパスするバイパス回路を有することを特徴とするシフトパス回路。
IPC (4件):
G01R 31/28 ,  G06F 11/22 330 ,  G06F 11/22 360 ,  H03K 19/00
FI (2件):
G01R 31/28 V ,  G01R 31/28 G

前のページに戻る