特許
J-GLOBAL ID:200903079856628419

バースト・ダイレクトメモリアクセスを備えた表示制御装置を有するデータ処理システム

発明者:
出願人/特許権者:
代理人 (1件): 池内 義明
公報種別:公開公報
出願番号(国際出願番号):特願平8-140913
公開番号(公開出願番号):特開平8-314418
出願日: 1996年05月10日
公開日(公表日): 1996年11月29日
要約:
【要約】【課題】 表示制御装置を備えたデータ処理システムにおいてピン数、パッケージングの価格、基板寸法および消費電力の増大なしに表示制御を可能にする。【解決手段】 データ処理システム20はLCDスクリーン49のリフレッシュ用の表示データを供給するためバス調停およびデータバースティングを使用する表示制御装置28を有し、別個のビデオRAMの代わりにシステムメモリ30を使用する。スクリーンDMA58は所定数のワードのバーストでシステムメモリ30からの表示データによってラインバッファ60を満たす。スクリーンDMA58はCPU22で使用されるものよりも高速のクロック信号を受けることでCPU22より高速で動作し表示データを読み出すのに必要な帯域幅を低減する。さらに、CPU22のクロック周波数が電力管理の目的で変更されても、LCDスクリーン49は異なるクロックを使用するため影響されない。
請求項(抜粋):
データ処理システム(20)であって、バス(34)に結合され、メモリユニット(30)から取り出した命令を実行するための中央処理ユニット(22)、および前記バス(34)に結合され、前記メモリユニット(30)から表示スクリーン(49)をリフレッシュするための表示データをフェッチするための表示制御装置(28)、を具備することを特徴とするデータ処理システム(20)。
IPC (5件):
G09G 3/36 ,  G02F 1/133 505 ,  G06F 12/00 580 ,  G06F 13/28 310 ,  G09G 5/00 555
FI (5件):
G09G 3/36 ,  G02F 1/133 505 ,  G06F 12/00 580 ,  G06F 13/28 310 Y ,  G09G 5/00 555 W
引用特許:
審査官引用 (2件)

前のページに戻る