特許
J-GLOBAL ID:200903079998834016

マイクロコンピュータ

発明者:
出願人/特許権者:
代理人 (1件): 佐藤 強
公報種別:公開公報
出願番号(国際出願番号):特願平5-038270
公開番号(公開出願番号):特開平6-250857
出願日: 1993年02月26日
公開日(公表日): 1994年09月09日
要約:
【要約】 (修正有)【目的】 タイマ,暴走監視,バックアップロジックの機能を備えながら、周辺回路の簡素化・低価格化を実現する。【構成】 複数のプログラムを数サイクルごとに一定時分割で切り替えながら並行処理する機能を備え、切り替え時に、前記プログラムに含まれる命令が実行途中であった場合、命令の途中状態を保留してプログラムが切り替えられ、当該命令が含まれるプログラムの次の実行サイクル時に、前記途中状態より実行を開始し、前記命令の必要サイクル数によらず、一定サイクル分割比で切り替える。また、特定のプログラムの分岐命令を禁止し所定のアドレスまで固定ループ実行として、他のプログラムの暴走監視及びタイマ機能の少くとも一方のルーチンを組込む。
請求項(抜粋):
複数のプログラムを数サイクルごとに一定時分割で切り替えながら並行処理する機能を備え、切り替え時に、前記プログラムに含まれる命令が実行途中であった場合、命令の途中状態を保留してプログラムが切り替えられ、当該命令が含まれるプログラムの次の実行サイクル時に、前記途中状態より実行を開始し、前記命令の必要サイクル数によらず、一定サイクル分割比で切り替え可能な構成としたことを特徴とするマイクロコンピュータ。
IPC (2件):
G06F 9/46 340 ,  G06F 11/30 310
引用特許:
審査官引用 (5件)
  • 特開昭54-138354
  • 特開昭62-055572
  • 特開昭62-055572
全件表示

前のページに戻る