特許
J-GLOBAL ID:200903080776580006

PLL回路

発明者:
出願人/特許権者:
代理人 (1件): 砂子 信夫
公報種別:公開公報
出願番号(国際出願番号):特願平5-137018
公開番号(公開出願番号):特開平6-326606
出願日: 1993年05月17日
公開日(公表日): 1994年11月25日
要約:
【要約】【目的】 広帯域化しても安定なPLL回路を提供する。【構成】 電圧制御発振器の発振周波数を周波数逓倍器によって逓倍し、逓倍出力を可変分周器によって分周し、可変分周出力の位相と基準信号の位相とを位相比較するPLL回路において、周波数逓倍器4の出力を入力とし、出力を可変分周器6に送出し、かつ共振周波数が電圧制御発振器3の周波数制御電圧によって制御されるバンドパスフィルタ5を備えた。
請求項(抜粋):
電圧制御発振器の発振周波数を周波数逓倍器によって逓倍し、逓倍出力を可変分周器によって分周し、可変分周出力の位相と基準信号の位相とを位相比較するPLL回路において、周波数逓倍器の出力を入力とし、出力を可変分周器に送出し、かつ共振周波数が外部電圧によって制御されるバンドパスフィルタを備えたことを特徴とするPLL回路。
引用特許:
審査官引用 (3件)
  • 特開平4-220813
  • 特開昭54-119867
  • 特開昭53-031942

前のページに戻る