特許
J-GLOBAL ID:200903080904924490

単一ビットデジタル入力データをアナログ形式に変換するための回路、およびその方法

発明者:
出願人/特許権者:
代理人 (1件): 深見 久郎 (外3名)
公報種別:公開公報
出願番号(国際出願番号):特願平6-032306
公開番号(公開出願番号):特開平7-022953
出願日: 1994年03月02日
公開日(公表日): 1995年01月24日
要約:
【要約】【目的】 何ら非線形性を生じることなく、シグマ-デルタD/Aコンバータによって生じる高周波数ノイズをフィルタリングして除去するための技術を提供する。【構成】 単一ビットデジタル入力データをアナログ形式に変換するための回路は、基準電圧源、接地経路、単一ビットデジタル入力データをシフトするためのタップされたシフトレジスタ(14)、そのまわりに帰還抵抗器を有するオペアンプ(20)、および一方端部でオペアンプに接続されたディスクリートな電子素子を含む。この回路はまた、単一ビットデジタル入力データがシフトレジスタを介してシフトされている間にそれに応答して、ディスクリートな電子素子のもう一方の端部を基準電圧源かまたは接地のいずれかに接続するための構造を含む。
請求項(抜粋):
単一ビットデジタル入力データをアナログ形式に変換するための回路であって、基準電圧源と、接地経路と、n個のタップを有し、単一ビットデジタル入力データをシフトするためのシフトレジスタと、そのまわりに帰還抵抗器を有するオペアンプと、第1の端部および第2の端部を有するディスクリートな電子素子とを含み、前記第2の端部は前記オペアンプに接続され、さらに前記単一ビットデジタル入力データが前記シフトレジスタを介してシフトされている間に前記単一ビットデジタル入力データに応答し、前記ディスクリートな電子素子の第1の端部を前記基準電圧源または前記接地経路に接続するための手段を含む、回路。
IPC (2件):
H03M 3/02 ,  H03M 1/08

前のページに戻る