特許
J-GLOBAL ID:200903081037706464

表示装置

発明者:
出願人/特許権者:
代理人 (1件): 小野寺 洋二
公報種別:公開公報
出願番号(国際出願番号):特願2001-293896
公開番号(公開出願番号):特開2003-098973
出願日: 2001年09月26日
公開日(公表日): 2003年04月04日
要約:
【要約】【課題】 駆動回路チップの外形サイズを縮小し、全体としての表示装置の小型化を可能とした。【解決手段】 基板上にマトリクス状に配置された複数の画素と、この画素に表示を行わせるための当該基板上に実装された駆動回路チップGDRとを備え、駆動回路チップGDRには、基板上に形成された出力配線GLに接続する複数の出力端子OTと、互いに隣接して配置された複数のダミー端子DTを有し、出力端子OTに接続された出力配線GLのうちの少なくとも一部の配線をダミー端子DTに接続せず、互いに隣接する前記ダミー端子DTの間に通して配置した。
請求項(抜粋):
基板上にマトリクス状に配置された複数の画素と、前記画素に表示を行わせるための前記基板上に実装された駆動回路チップとを備えた表示装置であって、前記駆動回路チップは、前記基板上に形成された出力配線に接続する複数の出力端子と、互いに隣接して配置された複数のダミー端子を有し、前記出力端子に接続された前記配線のうちの少なくとも一部の配線は前記ダミー端子に接続されず、互いに隣接する前記ダミー端子の間を通って配線されていることを特徴とする表示装置。
IPC (6件):
G09F 9/00 348 ,  G09F 9/00 346 ,  G02F 1/1345 ,  G09G 3/20 621 ,  G09G 3/20 680 ,  G09G 3/36
FI (6件):
G09F 9/00 348 C ,  G09F 9/00 346 A ,  G02F 1/1345 ,  G09G 3/20 621 M ,  G09G 3/20 680 G ,  G09G 3/36
Fターム (20件):
2H092GA45 ,  2H092GA60 ,  2H092NA25 ,  5C006BB15 ,  5C006BC03 ,  5C006BC11 ,  5C006EB05 ,  5C006FA41 ,  5C006GA03 ,  5C080AA10 ,  5C080BB05 ,  5C080DD22 ,  5C080DD25 ,  5C080FF09 ,  5C080JJ06 ,  5G435AA18 ,  5G435EE30 ,  5G435EE37 ,  5G435KK05 ,  5G435KK09

前のページに戻る