特許
J-GLOBAL ID:200903081050890312
負電圧発生回路
発明者:
,
出願人/特許権者:
代理人 (1件):
則近 憲佑
公報種別:公開公報
出願番号(国際出願番号):特願平5-256735
公開番号(公開出願番号):特開平7-111093
出願日: 1993年10月14日
公開日(公表日): 1995年04月25日
要約:
【要約】【目的】二回目以降の動作においても負電圧発生速度が低下しない負電圧発生回路を提供すること。【構成】PチャネルMOSトランジスタを継続接続し、各接続ノードに容量素子を接続し、当該容量素子の一端にクロック信号を駆動することにより負電圧を発生させる負電圧発生回路において、容量素子の他端を所定電圧レベルにリセットするリセット手段92を具備する
請求項(抜粋):
PチャネルMOSトランジスタを継続接続し、各接続ノードに容量素子を接続し、当該容量素子の一端にクロック信号を駆動することにより負電圧を発生させる負電圧発生回路において、前記容量素子の他端を所定電圧レベルにリセットするリセット手段を具備することを特徴とする負電圧発生回路。
IPC (2件):
前のページに戻る