特許
J-GLOBAL ID:200903081320288636
画像処理回路及び画像表示装置
発明者:
出願人/特許権者:
代理人 (1件):
吉田 茂明 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平10-264525
公開番号(公開出願番号):特開2000-098963
出願日: 1998年09月18日
公開日(公表日): 2000年04月07日
要約:
【要約】【課題】 簡略な構成によって、1つの画面上に2つの画像を表示可能な画像表示装置を提供する。【解決手段】 副画像表示スイッチ20がONになると、入力信号切り替え回路11は副画像映像信号S2を信号S31として出力する。A/D変換器12は、信号S31の1フレーム分の画像に係る画像信号S311を取り込み、デジタル画像信号S32に変換する。信号S32は、画像縮小回路13によって所定の大きさの画面領域に対応した信号S33に変換される。信号S33は、メモリ制御回路14を介してフレームメモリ15の所定の領域に書き込まれる。それ以後は回路11から主画像映像信号S1が出力され、信号S1は変換器12,回路13,14を介して、フレームメモリ15内の上記所定の領域を除く領域に書き込まれる。液晶パネル17の画面上に信号S1に係る動画像及び信号S2に係る静止画像が表示される。
請求項(抜粋):
入力画像信号に基づく画像データを単一のフレームメモリに書き込み、前記フレームメモリに書き込まれた前記画像データに対応する出力画像信号を生成して出力する画像処理部を備える画像処理回路であって、前記入力画像信号は、第1画像信号及び第2画像信号を含み、前記画像処理部は、前記入力画像信号が前記第1画像信号であるときには、前記第1画像信号に基づく第1画像データの内で所定の1フレーム分の画像データのみを前記フレームメモリ内の第1領域に書き込むと共に、当該書き込み処理後の所定の期間中は、前記第1領域内の前記第1画像データを保持する一方、前記入力画像信号が前記第2画像信号であるときには、前記第2画像信号に基づく第2画像データを前記フレームメモリ内の前記第1領域以外の第2領域に書き込むことを特徴とする、画像処理回路。
IPC (9件):
G09G 3/20 660
, G09G 3/20 650
, G09G 3/36
, G09G 5/00 550
, G09G 5/14
, H04N 5/14
, H04N 5/262
, H04N 5/45
, H04N 5/66
FI (9件):
G09G 3/20 660 K
, G09G 3/20 650 C
, G09G 3/36
, G09G 5/00 550 T
, G09G 5/14 Z
, H04N 5/14 Z
, H04N 5/262
, H04N 5/45
, H04N 5/66 D
Fターム (67件):
5C006AA01
, 5C006AA02
, 5C006AA22
, 5C006AB01
, 5C006AF03
, 5C006AF04
, 5C006AF27
, 5C006AF44
, 5C006AF47
, 5C006AF51
, 5C006AF53
, 5C006AF61
, 5C006AF69
, 5C006AF71
, 5C006AF81
, 5C006BB11
, 5C006BF02
, 5C006BF14
, 5C006BF15
, 5C006BF16
, 5C006FA06
, 5C006FA41
, 5C006FA51
, 5C021PA62
, 5C021PA79
, 5C021PA82
, 5C021XC00
, 5C021ZA04
, 5C023AA02
, 5C023AA15
, 5C023BA16
, 5C023CA03
, 5C023DA04
, 5C023DA08
, 5C023EA02
, 5C025AA30
, 5C025BA28
, 5C025BA30
, 5C025CA06
, 5C025CA10
, 5C025CA11
, 5C058AA06
, 5C058BA21
, 5C058BB13
, 5C080AA05
, 5C080AA10
, 5C080CC03
, 5C080DD21
, 5C080EE17
, 5C080EE19
, 5C080EE21
, 5C080FF09
, 5C080JJ02
, 5C080JJ04
, 5C082AA01
, 5C082BA20
, 5C082BA34
, 5C082BA41
, 5C082BB15
, 5C082CA33
, 5C082CA34
, 5C082CA54
, 5C082CA55
, 5C082CA62
, 5C082DA54
, 5C082DA55
, 5C082MM04
前のページに戻る