特許
J-GLOBAL ID:200903081469946490

ブリツジ装置

発明者:
出願人/特許権者:
代理人 (1件): 小鍜治 明 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平3-315788
公開番号(公開出願番号):特開平5-153125
出願日: 1991年11月29日
公開日(公表日): 1993年06月18日
要約:
【要約】【目的】複数の通信網間にまたがるパケット中継処理を、少ないハードウエア規模で中継性能の向上を可能にするブリッジ装置の提供することを目的とする。【構成】通信制御を行う複数の通信制御部毎に、CAMメモリ23a、b、cと受信アドレス一致判定回路22a、b、cとを設け、ある通信制御部のMACアクセス回路が伝送路上にパケットを検出すると、前記パケットの宛先アドレスが前記通信制御部上のCAMメモリに登録されているか否かの検索し、登録されていない場合、該当パケットの受信と中継処理と送信元アドレスのCAMメモリへの登録を行い、登録されている場合、前記パケットを受信せず、中継する必要のないパケットに対するMPUの処理時間を短縮し、実効中継性能の向上を計ることができる。
請求項(抜粋):
MACアクセス回路と伝送回路とCAMメモリと受信アドレス一致判定回路とバス調停回路からなる複数の通信制御部と、MPUと共有メモリとバス調停回路からなる中継制御部とを備え、ある通信制御部のMACアクセス回路が伝送路上にパケットを検出すると、前記受信アドレス一致判定回路によりパケットの宛先アドレスが前記通信制御部上のCAMメモリに登録されているか否かの検索をし、登録されていない場合、前記パケットの共有メモリへの受信と前記中継制御部への通知を行い、前記中継制御部は受信した前記パケットの送信元アドレスを前記通信制御部上のCAMメモリに登録し、登録されている場合、前記パケットを受信しないことを特徴とするブリッジ装置。
IPC (3件):
H04L 12/28 ,  H04L 12/66 ,  H04L 12/56
FI (3件):
H04L 11/00 310 C ,  H04L 11/20 B ,  H04L 11/20 102 Z

前のページに戻る