特許
J-GLOBAL ID:200903081472442673

液晶表示装置

発明者:
出願人/特許権者:
代理人 (1件): 鈴江 武彦 (外6名)
公報種別:公開公報
出願番号(国際出願番号):特願平8-151338
公開番号(公開出願番号):特開平9-329807
出願日: 1996年06月12日
公開日(公表日): 1997年12月22日
要約:
【要約】【課題】低消費電力化を図った液晶表示装置を提供すること。【解決手段】表示領域内において複数の画素CEL をマトリックス状に配列し、行位置を選択する信号線21と、列方向に個々の画素情報を与える画素信号線20とを設けてこれら信号線により与えられる信号により各画素の選択を行い、選択された画素に与えられる画素情報により画素表示を行うようにした表示装置において、各画素毎にそれぞれ設けられ画素毎に対応する信号線からの信号にて動作する第1スイッチング素子SW1 と、各画素をブロック単位で分けると共にこのブロック単位で分けた画素をブロック単位で一括して選択するブロック選択手段13と、各画素毎に設けられ、前記ブロック選択手段にて選択されたブロック対応の画素において動作して前記第1スイッチング素子とにより自画素に対する画素情報を取得して画素表示に供する第2スイッチング素子SW2 とを具備する。
請求項(抜粋):
表示領域内において複数の画素をマトリックス状に配列し、行位置を選択するゲート線と、列方向に個々の画素情報を与える画素信号線とを設けてこれらゲート線により与えられる信号により各画素の選択を行い、選択された画素に与えられる前記画素情報により画素表示を行うようにした液晶表示パネルを用いる液晶表示装置において、前記各画素毎にそれぞれ設けられ、画素毎に対応する前記ゲート線からの信号にて動作する第1のスイッチング素子と、各画素をブロック単位で分けると共に、このブロック単位で分けた画素をブロック単位で一括して選択するブロック選択手段と、各画素毎に設けられ、前記ブロック選択手段にて選択されたブロック対応の画素において動作して前記第1のスイッチング素子とにより自画素に対する画素情報を取得して画素表示に供する第2のスイッチング素子と、を具備してなる液晶表示装置。
IPC (3件):
G02F 1/136 500 ,  G02F 1/133 550 ,  G09G 3/36
FI (3件):
G02F 1/136 500 ,  G02F 1/133 550 ,  G09G 3/36
引用特許:
審査官引用 (3件)

前のページに戻る