特許
J-GLOBAL ID:200903082220197184
マイクロコンピユータ
発明者:
出願人/特許権者:
代理人 (1件):
京本 直樹 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平3-315938
公開番号(公開出願番号):特開平5-151140
出願日: 1991年11月29日
公開日(公表日): 1993年06月18日
要約:
【要約】【構成】外部からのシリアル型受信データdを格納するシフト・レジスタ1と、予め比較データdrが設定されるレジスタ3と、格納された受信データdと比較データdrとを入力して比較し一致を検知して内部割込信号S4を発生する比較回路4と、シフト・レジスタ1からシリアル型の受信データを順次格納するバッファRAM2とを有するシリアル・インターフェイス10Aを含んでいる。【効果】必要な受信データの判断処理プログラム量の低減,処理タイミングの簡略化ができる。
請求項(抜粋):
外部からのシリアル受信データを格納するシフト・レジスタと、あらかじめ比較データを設定しておくレジスタと、前記シフト・レジスタの記憶する受信データと前記比較データとの一致を検知して内部割込信号を発生する比較回路と、前記シフト・レジスタからシリアル受信データを順次格納するバッファRAMとを有するシリアル・インターフェイスを含むことを特徴とするマイクロコンピュータ。
IPC (2件):
G06F 13/12 350
, G06F 15/78 510
引用特許:
前のページに戻る