特許
J-GLOBAL ID:200903082623352805

コンピュータ及びCPUの間歇動作制御方法

発明者:
出願人/特許権者:
代理人 (1件): 鈴江 武彦 (外6名)
公報種別:公開公報
出願番号(国際出願番号):特願平11-307292
公開番号(公開出願番号):特開2001-125691
出願日: 1999年10月28日
公開日(公表日): 2001年05月11日
要約:
【要約】【課題】本発明は、省電力動作時に発生する可能性のある一定周波の雑音を抑制できる雑音防止機能を備えたコンピュータ及びCPUの間歇動作制御方法を提供することを課題とする。【解決手段】省電力回路12は、BIOS13の制御の下に、省電力動作時に於いて、CPU11を同一の周期で連続して間歇動作させないように動作状態と停止状態を繰り返す間歇制御を行う。
請求項(抜粋):
動作状態と停止状態の周期、及び動作状態の期間を可変してCPUを間歇動作させる制御手段を具備してなることを特徴とするコンピュータ。
IPC (3件):
G06F 1/32 ,  G06F 1/20 ,  G06F 3/00
FI (3件):
G06F 3/00 X ,  G06F 1/00 332 Z ,  G06F 1/00 360 D
Fターム (2件):
5B011KK01 ,  5B011LL12

前のページに戻る