特許
J-GLOBAL ID:200903082807829884
対数変換回路
発明者:
,
出願人/特許権者:
代理人 (1件):
鈴江 武彦
公報種別:公開公報
出願番号(国際出願番号):特願平4-205486
公開番号(公開出願番号):特開平6-090127
出願日: 1992年07月31日
公開日(公表日): 1994年03月29日
要約:
【要約】【目的】 消費電力を増大させることなく、動作範囲を拡大させた対数変換回路を提供することを目的とする。【構成】 ベースが入力端子11,12に接続され、コレクタが電源Vccに接続された第1、第2のトランジスタQ1,Q2と、コレクタがトランジスタQ1,Q2のエミッタにそれぞれ接続され、エミッタが互いに結合されると共に接地電位点GNDに接続された第3、第4のトランジスタQ3,Q3と、トランジスタQ3,Q4のコレクタの間に接続されたインピーダンス素子REと、トランジスタQ1,Q2のコレクタからトランジスタQ3,Q4のベースにそれぞれ信号を伝達するためのレベルシフト回路LS1,LS2とを有し、入力端子11,12に入力された信号を対数変換した信号をトランジスタQ3,Q4のベース・エミッタ間電圧として出力端子13,14から取り出すようにした対数変換回路。
請求項(抜粋):
ベースが第1および第2の入力端子にそれぞれ接続され、コレクタが負荷を介して第1の電源端に接続された第1および2のトランジスタと、コレクタが前記第1および第2のトランジスタのエミッタにそれぞれ接続され、エミッタが互いに結合されると共に第2の電源端に接続された第3および第4のトランジスタと、前記第1のトランジスタのエミッタおよび第3のトランジスタのコレクタと前記第2のトランジスタのエミッタおよび第4のトランジスタのコレクタとの間に接続されたインピーダンス素子と、前記第1および第2のトランジスタのコレクタから前記第3および第4のトランジスタのベースに帰還を施す第1および第2の帰還手段と、前記第3および第4のトランジスタのそれぞれベース・エミッタ間電圧に応じた出力信号を取り出す出力手段とを備えたことを特徴とする対数変換回路。
引用特許:
審査官引用 (3件)
-
特開昭61-096810
-
特開昭63-142910
-
特公昭62-054242
前のページに戻る