特許
J-GLOBAL ID:200903082878796804

M系列生成方法、M系列生成回路およびPN系列生成回路

発明者:
出願人/特許権者:
代理人 (1件): 工藤 宣幸
公報種別:公開公報
出願番号(国際出願番号):特願2000-320428
公開番号(公開出願番号):特開2002-135087
出願日: 2000年10月20日
公開日(公表日): 2002年05月10日
要約:
【要約】【課題】 メモリ量の増大を招くことなく任意の位相をシフトしたときのレジスタ状態を短時間で算出することができるM系列生成方法、M系列生成回路およびPN系列生成回路を提供する。【解決手段】 シフトレジスタに帰還タップを設けてM系列を生成するM系列生成手段を備えたM系列生成回路において、Nを0または自然数として、M系列につき2N 位相をシフトするためのマスクパターンを計算する計算手段と、前記M系列生成手段から出力されるM系列に前記マスクパターンをかけて2N 位相をシフトしたM系列と該2N 位相をシフトしたときのレジスタ値とを出力する出力手段とを備える。
請求項(抜粋):
シフトレジスタに帰還タップを設けてM系列を生成する方法において、Nを0または自然数として、前記M系列につき2N 位相をシフトするためのマスクパターンを計算し、このマスクパターンを前記生成されたM系列にかけて得られる2N 位相をシフトしたM系列と該2N 位相をシフトしたときのレジスタ値とを出力することを特徴とするM系列生成方法。
IPC (2件):
H03K 3/84 ,  G06F 7/58
FI (2件):
H03K 3/84 A ,  G06F 7/58 C
Fターム (6件):
5J049AA00 ,  5J049AA18 ,  5J049CA07 ,  5J049CA08 ,  5J049CB01 ,  5J049CB06

前のページに戻る