特許
J-GLOBAL ID:200903083486489349
画像形成装置
発明者:
出願人/特許権者:
公報種別:公開公報
出願番号(国際出願番号):特願2001-054159
公開番号(公開出願番号):特開2002-254765
出願日: 2001年02月28日
公開日(公表日): 2002年09月11日
要約:
【要約】【課題】 コントローラの低消費電力化を図った画像形成装置を得る。【解決手段】 外部機器との通信を司るインターフェース制御5と、受信された画像データをRAM領域に展開し、VIDEOデータとしてエンジンI/F制御部8を介してエンジンプロット部へ送出する制御部10を備える。また、本装置のプログラムが格納されているROM部3と、本プリンタコントローラの中枢を担うCPU部1と、設定情報を入力する操作部6と、情報を表示させる表示部7と、本コントローラの各デバイスを制御するASIC部2とを備える。この構成において、メモリ残量検出により標準搭載のメモリ残量値を算出し、メモリ容量が足りない場合には、増設メモリ用の電源のON/OFF制御を行う。増設メモリ用電源のON/OFF制御を行うことで、低消費電力化が図れる。
請求項(抜粋):
外部機器との通信を司るインターフェース制御部と、受信し画像データをRAM領域に展開しVIDEOデータとしてエンジンI/F制御部を介してエンジンプロット部へ送出する制御部と、当該画像形成装置のプログラムが格納されているROM部と、プリンタコントローラの中枢を担うCPU部と、設定情報を入力する操作部と、前記設定情報や装置状態の情報を表示する表示部と、前記プリンタコントローラの各デバイスを制御するASIC部と、メモリ残量検出手段により標準搭載のメモリ残量値を算出し、メモリ容量が足りない場合には増設メモリ用の電源をON制御させ、該増設メモリ用電源をON/OFF制御する制御手段とを、備えることを特徴とする画像形成装置。
IPC (8件):
B41J 29/38
, B41J 5/30
, G03G 21/00 398
, G06F 1/32
, G06F 1/26
, G06F 3/12
, H02J 1/00 307
, H02J 1/00
FI (11件):
B41J 29/38 Z
, B41J 29/38 A
, B41J 29/38 D
, B41J 5/30 Z
, G03G 21/00 398
, G06F 3/12 K
, H02J 1/00 307 C
, H02J 1/00 307 E
, G06F 1/00 332 B
, G06F 1/00 334 A
, G06F 1/00 334 F
Fターム (48件):
2C061HH11
, 2C061HK11
, 2C061HN15
, 2C061HT03
, 2C061HT07
, 2C087AB01
, 2C087AB05
, 2C087BA03
, 2C087BC02
, 2C087BC05
, 2C087BC07
, 2C087BD46
, 2C087DA05
, 2C187AE01
, 2H027DA03
, 2H027DA32
, 2H027DA33
, 2H027DA35
, 2H027DA50
, 2H027DB01
, 2H027DE07
, 2H027DE09
, 2H027EE07
, 2H027EE08
, 2H027EE10
, 2H027EF01
, 2H027EF06
, 2H027EF09
, 2H027EF16
, 2H027GA12
, 2H027GA23
, 2H027GB13
, 2H027ZA01
, 2H027ZA07
, 5B011EA06
, 5B011EB08
, 5B011LL14
, 5B011MA05
, 5B021AA01
, 5B021MM01
, 5G065AA01
, 5G065EA01
, 5G065GA04
, 5G065GA06
, 5G065KA05
, 5G065KA06
, 5G065LA07
, 5G065MA07
前のページに戻る