特許
J-GLOBAL ID:200903083542860250

MOSFET等の電圧駆動型トランジスタの駆動回路

発明者:
出願人/特許権者:
代理人 (2件): 恩田 博宣 (外1名) ,  恩田 博宣
公報種別:公開公報
出願番号(国際出願番号):特願2001-016846
公開番号(公開出願番号):特開2002-223157
出願日: 2001年01月25日
公開日(公表日): 2002年08月09日
要約:
【要約】【課題】 制御が簡単になり、部品点数が少なくなって小型化及び低コスト化が可能なMOSFET等の電圧駆動型トランジスタの駆動回路を提供する。【解決手段】 MOSFET1のゲートが共振コイルL1及び第1のスイッチング素子SW1を介して駆動回路用電源2のプラス端子に接続されている。駆動回路用電源2のプラス端子とMOSFET1のゲートとの間には、駆動回路用電源2から前記ゲートへの電流の流れを阻止するように第1のダイオードD1が接続されている。第1のスイッチング素子SW1と共振コイルL1との接続点には、カソード側が共振コイルL1に接続された状態で第2のダイオードD2が接続されている。第2のダイオードD2のアノードには第2のスイッチング素子SW2の一端が接続され、第2のスイッチング素子SW2の他端は接地されている。
請求項(抜粋):
ゲートに印加される電圧に基づいて駆動されるMOSFET等の電圧駆動型トランジスタの駆動回路であって、駆動回路用電源に接続された第1のスイッチング素子と、前記第1のスイッチング素子と前記電圧駆動型トランジスタのゲートとの間に接続された共振用インダクタと、前記電圧駆動型トランジスタのゲートと前記駆動回路用電源との間に接続され、かつ該駆動回路用電源から前記ゲートへの電流の流れを阻止するように接続された第1のダイオードと、第2のスイッチング素子と第2のダイオードとが直列接続されるとともに、一端が前記共振用インダクタに対して前記第1のスイッチング素子側において接続されるとともに他端が接地され、かつ前記第2のダイオードは前記第2のスイッチング素子から前記ゲート側への電流の流れを阻止するように接続された回路とを備えたMOSFET等の電圧駆動型トランジスタの駆動回路。
IPC (2件):
H03K 17/567 ,  H02M 1/08
FI (2件):
H02M 1/08 A ,  H03K 17/56 C
Fターム (25件):
5H740BA12 ,  5H740BB07 ,  5H740BB08 ,  5H740HH07 ,  5H740JA21 ,  5H740KK01 ,  5J055AX44 ,  5J055AX51 ,  5J055AX62 ,  5J055BX16 ,  5J055CX13 ,  5J055DX22 ,  5J055DX65 ,  5J055EX07 ,  5J055EX12 ,  5J055EX21 ,  5J055EY00 ,  5J055EY05 ,  5J055EY12 ,  5J055EY21 ,  5J055FX12 ,  5J055FX17 ,  5J055FX35 ,  5J055GX01 ,  5J055GX04

前のページに戻る