特許
J-GLOBAL ID:200903083848136806

クロック信号分配回路

発明者:
出願人/特許権者:
代理人 (1件): 京本 直樹 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平5-137057
公開番号(公開出願番号):特開平6-348363
出願日: 1993年06月08日
公開日(公表日): 1994年12月22日
要約:
【要約】【目的】クロックスキューが小さく設計が容易な集積回路用クロック信号分配回路を提供する。【構成】クロック信号を分配するクロックドライバー11と回路ブロック151〜155とが従属接続され、回路ブロック151〜155は同一の構成をとる。回路ブロック151はクロック信号の供給に応答して入力データを対応する論理回路121〜124にそれぞれ供給するレジスタ101〜104と、ブロック151に供給されたクロック信号を遅延させる遅延回路141とその遅延された信号をバッファ12で次段の回路ブロックへ供給する。遅延回路141はバッファ12と合せた遅延量がクロック1周期の自然数倍だけ位相がずれたクロック信号に同期する。
請求項(抜粋):
クロック入力バッファから半導体集積回路上に配置された回路ブロック内の複数のレジスタにクロック信号を供給するクロック信号分配回路において、前記クロック入力バッファからの配置距離に対応して前記クロック信号の位相をクロック信号周期の自然数倍遅延した遅延クロック信号が複数の前記回路ブロックの複数のレジスタにそれぞれ供給されることを特徴とするクロック信号分配回路。
IPC (2件):
G06F 1/10 ,  H03K 5/15
引用特許:
審査官引用 (1件)
  • 特開平3-161815

前のページに戻る