特許
J-GLOBAL ID:200903083892594323

ショートブロック長の低密度パリティチェック(LDPC)コードを提供する方法およびシステム

発明者:
出願人/特許権者:
代理人 (8件): 鈴江 武彦 ,  河野 哲 ,  中村 誠 ,  蔵田 昌俊 ,  峰 隆司 ,  福原 淑弘 ,  村松 貞男 ,  橋本 良郎
公報種別:公開公報
出願番号(国際出願番号):特願2004-258552
公開番号(公開出願番号):特開2005-102201
出願日: 2004年09月06日
公開日(公表日): 2005年04月14日
要約:
【課題】低密度パリティチェック(LDPC)コードを発生させるアプローチを提供する。【解決手段】LDPCエンコーダ(203)がより長いマザーコードを短くすることによりショートLDPCコードを発生させる。ショートLDPCコードはアウタBose Chaudhuri Hocqenghem(BCH)コードを有する。他の観点にしたがうと、8-PSKを利用するコードレート3/5を有するLDPCコードに対して、インターリーバはLDPCコード列方向に関係するデータをテーブルにシリアルに書き込み、右から左に行方向にデータをシリアルに読み出すことにより、出力LDPCコードのビットをインターリーブする。上記アプローチは衛星を通してのデジタルビデオブロードキャストサービスに特定のアプリケーションを有する。【選択図】 図2A
請求項(抜粋):
低密度パリティチェック(LDPC)コード化信号の送信をサポートする方法において、 情報ビットを受信し、 ショートLDPCコードのパリティチェック行列にしたがって、情報ビットに基づき、16,000低密度パリティチェック(LDPC)コード化ビットを発生させることを含み、 パリティチェック行列はビットノードおよびチェックノードの区分されたグループに関する情報がランダムアクセスメモリ(905)中で確実に常に隣接して配置されるようにする方法。
IPC (4件):
H03M13/19 ,  G06F11/10 ,  H03M13/27 ,  H04L1/00
FI (4件):
H03M13/19 ,  G06F11/10 330P ,  H03M13/27 ,  H04L1/00 B
Fターム (17件):
5B001AA11 ,  5J065AA01 ,  5J065AB01 ,  5J065AC02 ,  5J065AC04 ,  5J065AD01 ,  5J065AE01 ,  5J065AG06 ,  5J065AH01 ,  5J065AH02 ,  5J065AH06 ,  5J065AH07 ,  5K014AA01 ,  5K014BA02 ,  5K014BA07 ,  5K014FA16 ,  5K014HA06
引用特許:
審査官引用 (1件)
引用文献:
前のページに戻る