特許
J-GLOBAL ID:200903084362485953

コンパレータおよびこれを駆動系に用いた表示装置、並びにコンパレータの駆動方法

発明者:
出願人/特許権者:
代理人 (1件): 船橋 國則
公報種別:公開公報
出願番号(国際出願番号):特願平11-138304
公開番号(公開出願番号):特開2000-329798
出願日: 1999年05月19日
公開日(公表日): 2000年11月30日
要約:
【要約】【課題】 少なくとも2つのMOSトランジスタを用いて比較を行う構成では、両トランジスタに特性差があると、比較基準信号に対する比較入力信号のレベル差が小さいは場合に、コンパレーションエラーを起こす。【解決手段】 1つのMOSトランジスタQ11を用い、このMOSトランジスタQ11のドレイン電極と電源Vddとの間に抵抗素子R11を、そのゲート電極と直流電位点との間にコンデンサC11をそれぞれ接続するとともに、ゲート電極とドレイン電極との間にスイッチSW12を接続した構成とする一方、MOSトランジスタQ11のソース電極に対して比較基準レベルVrefおよび比較入力データVdataを時系列で入力してコンパレーション動作を行うようにする。
請求項(抜粋):
1つのMOS型トランジスタと、前記MOS型トランジスタのソース電極に対して比較基準信号および比較入力信号を時系列で入力する入力手段と、電源と前記MOS型トランジスタのドレイン電極との間に接続されてこのドレイン電極に微小電流を流す電流供給手段と、前記MOS型トランジスタのゲート電極と直流電位点との間に接続された電圧保持手段と、前記MOS型トランジスタのゲート電極とドレイン電極との間に接続されたスイッチ手段とを備えたことを特徴とするコンパレータ。
IPC (4件):
G01R 19/165 ,  G09G 3/20 623 ,  G09G 3/30 ,  G09G 3/36
FI (4件):
G01R 19/165 A ,  G09G 3/20 623 L ,  G09G 3/30 H ,  G09G 3/36
Fターム (31件):
2G035AA02 ,  2G035AA20 ,  2G035AB04 ,  2G035AB10 ,  2G035AC01 ,  2G035AC16 ,  2G035AD03 ,  2G035AD10 ,  2G035AD17 ,  2G035AD23 ,  2G035AD25 ,  2G035AD27 ,  2G035AD47 ,  5C006BB16 ,  5C006BC12 ,  5C006BC14 ,  5C006BF03 ,  5C006BF11 ,  5C006BF14 ,  5C006BF37 ,  5C006BF46 ,  5C006EB04 ,  5C006FA47 ,  5C080AA10 ,  5C080BB05 ,  5C080DD26 ,  5C080DD28 ,  5C080JJ02 ,  5C080JJ03 ,  5C080JJ04 ,  5C080JJ05
引用特許:
出願人引用 (4件)
全件表示

前のページに戻る