特許
J-GLOBAL ID:200903084815888337
アナログ・ディジタル変換器
発明者:
,
出願人/特許権者:
代理人 (11件):
前田 弘
, 竹内 宏
, 嶋田 高久
, 竹内 祐二
, 今江 克実
, 藤田 篤史
, 二宮 克也
, 原田 智雄
, 井関 勝守
, 関 啓
, 杉浦 靖也
公報種別:公開公報
出願番号(国際出願番号):特願2006-211907
公開番号(公開出願番号):特開2008-042380
出願日: 2006年08月03日
公開日(公表日): 2008年02月21日
要約:
【課題】A/D変換器の内部でノイズが発生した場合にも、精度を損なうことなくA/D変換が可能なA/D変換器を提供する。【解決手段】制御回路101、DAコンバータ102、スイッチ付きコンパレータ103、逐次比較レジスタ104、及びDAコンバータ105によって、アナログ入力信号S001を上位ビットと下位ビットに分けたうちの上位ビット部分を出力する上位ビット用AD変換部を構成し、また下位ビット用に並列型ADコンバータ106を設ける。そして、多数決回路107によって、並列型ADコンバータ106の出力(AD変換結果)を複数回サンプリングして、多数決により、下位ビットにおける各ビットの値を決定して出力する。【選択図】図1
請求項(抜粋):
アナログ入力信号に対応したディジタル信号を出力するアナログ・ディジタル変換器であって、
前記アナログ入力信号をAD変換して、前記ディジタル信号を上位ビットと下位ビットに分けたうちの上位ビット部分を出力する上位ビット用AD変換部と、
前記アナログ入力信号をAD変換して、前記下位ビット部分を出力する下位ビット用AD変換部と、
前記下位ビット用AD変換部によるAD変換結果を複数回サンプリングして、多数決により、前記下位ビットにおける各ビットの値を決定して出力する多数決回路と、
を備えたことを特徴とするアナログ・ディジタル変換器。
IPC (4件):
H03M 1/08
, H03M 1/16
, H03M 1/38
, H03M 1/36
FI (4件):
H03M1/08
, H03M1/16 A
, H03M1/38
, H03M1/36
Fターム (8件):
5J022AA02
, 5J022AA06
, 5J022AA14
, 5J022AB01
, 5J022BA02
, 5J022CA10
, 5J022CE08
, 5J022CF07
引用特許:
前のページに戻る