特許
J-GLOBAL ID:200903084908446296

画像処理プロセッサ

発明者:
出願人/特許権者:
代理人 (1件): 宮田 金雄 (外3名)
公報種別:公開公報
出願番号(国際出願番号):特願平8-019022
公開番号(公開出願番号):特開平9-212637
出願日: 1996年02月05日
公開日(公表日): 1997年08月15日
要約:
【要約】【課題】 従来の並列プロセッサでは、任意の間隔で画素密度の変換(画素の格納、読み出し)が行えなず、任意倍率での変倍処理が容易に行えない。【解決手段】 各プロセッサエレメントに格納された画素データを、ラスタ単位で移動する際に、入力側において任意の間隔で画素を格納するプロセッサエレメントの位置を指定できる機構と、出力側で任意の間隔でプロセッサエレメントから読み出す位置を指定できる機構を備える。
請求項(抜粋):
入力端子からシリアルに入力されてくる複数のデータをシリアル/パラレル変換器に入力し、上記シリアル/パラレル変換器の出力を複数のプロセッサエレメントに並列に供給し、これらのデータを上記プロセッサエレメントにて演算処理し、上記プロセッサエレメントから並列に出力される演算処理された複数のデータをパラレル/シリアル変換器に並列に入力し、上記パラレル/シリアル変換器の出力を出力端子から出力する並列プロセッサにおいて、上記入力端子から入力されるデータを、上記プロセッサエレメントの演算処理内容に応じた指定の並びで上記シリアル/パラレル変換器への入力を指示する入力位置設定手段を設けたことを特徴とする画像処理プロセッサ。
IPC (3件):
G06T 1/20 ,  G06F 9/38 370 ,  G06T 1/60
FI (3件):
G06F 15/66 K ,  G06F 9/38 370 A ,  G06F 15/64 450 F
引用特許:
審査官引用 (1件)
  • 並列プロセッサ
    公報種別:公開公報   出願番号:特願平4-237241   出願人:ソニー株式会社

前のページに戻る