特許
J-GLOBAL ID:200903084935744436

ゲート駆動回路

発明者:
出願人/特許権者:
代理人 (1件): 三好 秀和
公報種別:公開公報
出願番号(国際出願番号):特願2003-193871
公開番号(公開出願番号):特開2005-033873
出願日: 2003年07月08日
公開日(公表日): 2005年02月03日
要約:
【課題】フライホールダイオードのターンオフによって発生するサージ電圧を抑制するための、簡素で低コストなゲート駆動回路を提供すること。【解決手段】電力用スイッチング素子9の制御電極を駆動するゲート駆動回路において、前記電力用スイッチング素子9の主電極間に印加される電圧に応じてゲート電極に電流を注入する電流駆動手段と、前記ゲート電極に印加する電圧が前記電力用スイッチング素子のターンオフ過渡期間中に所定値以下となることを阻止するクランプ手段とを具備するように構成する。【選択図】 図1
請求項(抜粋):
電力用スイッチング素子の制御電極を駆動するゲート駆動回路において、 前記電力用スイッチング素子の主電極間に印加される電圧に応じてゲート電極に電流を注入する電流駆動手段と、 前記ゲート電極に印加する電圧が前記電力用スイッチング素子のターンオフ過渡期間中に所定値以下となることを阻止するクランプ手段と を具備したことを特徴とするゲート駆動回路。
IPC (2件):
H02M1/08 ,  H02M1/00
FI (2件):
H02M1/08 A ,  H02M1/00 F
Fターム (11件):
5H740AA04 ,  5H740BA12 ,  5H740BC01 ,  5H740BC02 ,  5H740HH06 ,  5H740HH07 ,  5H740JA01 ,  5H740JB01 ,  5H740KK01 ,  5H740MM02 ,  5H740MM05

前のページに戻る