特許
J-GLOBAL ID:200903084972880129

演算増幅器およびそれを用いたDA変換装置と電圧比較器

発明者:
出願人/特許権者:
代理人 (1件): 磯村 雅俊
公報種別:公開公報
出願番号(国際出願番号):特願平5-330864
公開番号(公開出願番号):特開平7-193442
出願日: 1993年12月27日
公開日(公表日): 1995年07月28日
要約:
【要約】【目的】 演算増幅器のオフセット補正を、小さな回路規模で、容易化かつ高精度化すると共に適用したDA変換器や電圧比較器の小型高性能化を図る。【構成】 差動増幅回路11と負荷となるトランジスタで構成された入力段を持ち、さらにオフセットの調整のためのトリミング回路として補正用差動増幅回路12を有する演算増幅器において、補正の精度、及び容易性を向上するため、補正用差動増幅回路12にソ-ス抵抗挿入形(ソ-スディジェネレ-ション)を採用し、かつ、この抵抗13の値を外部から制御可能とし、オフセット値に対応した抵抗値を選ぶことにより、制御性を可変し、例えば、小さいオフセットに対しては容易にかつ高精度に補正を行い、また、大きなオフセットに対しては大きな制御電圧を必要とすることなく補正を行う構成とする。
請求項(抜粋):
2個のトランジスタが配置され、2つの入力信号の差電圧を出力する差動増幅回路と、該差動増幅回路の注入電流にアンバランスを与えて、該差動増幅回路のオフセットを補正する補正用差動増幅回路とからなる演算増幅器において、上記補正用差動増幅回路に配置された2個のトランジスタのソース間に抵抗を設け、該補正用差動増幅回路の入力電圧に対する出力電流を決定する相互コンダクタンスを低減させることを特徴とする演算増幅器。
IPC (4件):
H03F 3/45 ,  H03F 1/34 ,  H03F 3/34 ,  H03K 5/08

前のページに戻る