特許
J-GLOBAL ID:200903085296998878

相補型電界効果トランジスタ論理回路

発明者:
出願人/特許権者:
代理人 (1件): 田中 正治
公報種別:公開公報
出願番号(国際出願番号):特願平5-072915
公開番号(公開出願番号):特開平6-260927
出願日: 1993年03月08日
公開日(公表日): 1994年09月16日
要約:
【要約】 (修正有)【目的】 駆動用MISFETの雑音マージンを大きくする。【構成】 ソ-スを正極性電源端子に、ドレインを論理信号出力端に接続している駆動用pチャンネルエンハンスメント型MISFETM1と、ソ-スを負極性電源端子に、ドレインをMISFETM1のドレインに接続している駆動用nチャンネルエンハンスメント型MISFETM2と、ソ-ス(またはドレイン)をMISFETM1,M2のゲ-トに、ゲ-トを正極性電源端子に、ドレイン(またはソ-ス)を論理信号入力端に接続しているトランスファ用nチャンネルデプレッション型MISFETM4とを有し、論理信号入力端に高いレベルの論理入力信号が与えられるとき、駆動用MISFETM1,M2のゲ-トに、正極性電源端子の電圧レベルよりも高い論理信号が与えられる。
請求項(抜粋):
ソ-スを正極性の第1の駆動用直流電源端子に接続し、ゲ-トを第1の論理信号入力端に接続し、ドレインを論理信号出力端に接続している駆動用pチャンネルMIS電界効果トランジスタと、ソ-スを上記第1の駆動用直流電源端子と対になる負極性の第2の駆動用直流電源端子に接続し、ゲ-トを上記第1の論理信号入力端に接続し、ドレインを上記駆動用pチャンネルMIS電界効果トランジスタのドレインと上記論理信号出力端との接続中点に接続している駆動用nチャンネルMIS電界効果トランジスタと、ソ-ス(またはドレイン)を上記第1の論理信号入力端に接続し、ドレイン(またはソ-ス)を第2の論理信号入力端に接続し、ゲ-トを上記第1の駆動用直流電源端子に接続しているトランスファ用nチャンネルMIS電界効果トランジスタとを有する相補型電界効果トランジスタ論理回路において、上記駆動用pチャンネルMIS電界効果トランジスタ及び上記駆動用nチャンネルMIS電界効果トランジスタがエンハンスメント型であり、上記トランスファ用nチャンネルMIS電界効果トランジスタがデプレッション型であることを特徴とする相補型電界効果トランジスタ論理回路。
IPC (2件):
H03K 19/0948 ,  H03K 19/003
引用特許:
審査官引用 (2件)
  • 特開平4-243321
  • 特開平4-033201

前のページに戻る