特許
J-GLOBAL ID:200903085589779720

情報処理装置

発明者:
出願人/特許権者:
代理人 (1件): 谷 義一 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平11-024272
公開番号(公開出願番号):特開2000-222343
出願日: 1999年02月01日
公開日(公表日): 2000年08月11日
要約:
【要約】【課題】 本情報処理装置のアーキテクチャと、実装されたマイクロプロセッサのアーキテクチャとを自動的に適合させる。【解決手段】 MPU12が初期化されると、最初にメモリのある番地(IBR)のロードを開始する。この番地はMPUの種類によって違っているため、IBR認識部101によってIBRの解読を行い、MPU選択部102によりMPUの種類を特定する。MPU選択部102によりMPUの種類が特定された場合は、特定された種類に予め関係付けされたインタフェース回路103,104,105に切り換え、MPUの種類が特定できなかった場合は、その旨を操作部1501に表示する。
請求項(抜粋):
実装予定のマイクロプロセッサに予め関係付けをした第1ないし第n(≧2)回路であって、本情報処理装置のアーキテクチャと、該実装予定のマイクロプロセッサのアーキテクチャとを適合させるための第1ないし第n回路と、実装されたマイクロプロセッサからのファーストブートレコードに基づき該実装されたマイクロプロセッサを認識する認識手段と、前記第1ないし第n回路のうち、前記認識手段により認識されたマイクロプロセッサに予め関係付けされている回路を選択する選択手段とを有することを特徴とする情報処理装置。
IPC (3件):
G06F 13/14 330 ,  B41J 29/38 ,  G06F 3/12
FI (3件):
G06F 13/14 330 B ,  B41J 29/38 Z ,  G06F 3/12 K
Fターム (5件):
2C061BB12 ,  2C061HJ10 ,  2C061HK11 ,  5B014HC05 ,  5B021NN16

前のページに戻る