特許
J-GLOBAL ID:200903085628936570
F/Wアクセス処理装置
発明者:
出願人/特許権者:
代理人 (1件):
福山 正博
公報種別:公開公報
出願番号(国際出願番号):特願2000-246238
公開番号(公開出願番号):特開2002-063078
出願日: 2000年08月15日
公開日(公表日): 2002年02月28日
要約:
【要約】 (修正有)【課題】F/Wによって装置内部へ各種情報データを書き込み設定した後、書き込まれたデータを読み出し、この読み出されたデータと書き込まれたデータとの照合を行い、書き込み設定時の確かさを検証する一連のF/Wを有するシステム構成において、F/Wアクセス処理の総時間を短縮する。【解決手段】上流のF/W制御系に接続されるF/Wインタフェース部1および下流の各種制御ブロックに接続される情報蓄積部2との間に書込チェック部3を設ける。また、情報蓄積部2内には、書込チェック部3からの信号104を受けるOK/NGレジスタ21が付加されている。処理方式としては、F/Wからの書き込み設定処理に続いて書込チェック部3がH/W的にベリファイを行う。このベリファイ結果をOK/NGレジスタ21へ格納し、OK/NGレジスタ21へ格納したベリファイ結果のみをF/Wにより読み出す。
請求項(抜粋):
上流のF/W(ファームウエア)制御系に接続されたF/Wインタフェース部および各種機能ブロックに接続された情報蓄積部を含み、前記F/Wインタフェース部を介して前記F/W制御系により前記情報蓄積部へ書き込み/読み出し設定するF/Wアクセス処理装置において、前記F/Wインタフェース部および前記情報蓄積部間に書込チェック部を設け、前記書き込み後に該書き込まれたデータを読み出し、前記書き込みおよび読み出しデータを比較照合して確認することを特徴とするF/Wアクセス処理装置。
IPC (2件):
G06F 12/16 310
, G06F 11/00
FI (2件):
G06F 12/16 310 H
, G06F 9/06 630 B
Fターム (6件):
5B018GA01
, 5B018HA01
, 5B018KA01
, 5B018MA01
, 5B018QA15
, 5B076EB03
前のページに戻る