特許
J-GLOBAL ID:200903085834126312

コンピュータ・システム

発明者:
出願人/特許権者:
代理人 (1件): 頓宮 孝一 (外4名)
公報種別:公開公報
出願番号(国際出願番号):特願平5-109314
公開番号(公開出願番号):特開平6-035872
出願日: 1993年05月11日
公開日(公表日): 1994年02月10日
要約:
【要約】【目的】 新規なコンピュータ・システムの提供。【構成】 大規模並列アプリケーション用の並列アレイ・プロセッサが、DRAM処理機構を備えた低出力CMOSによって形成され、単一のチップ上に処理要素を組み込んでいる。単一チップ上の8個のプロセッサが、それ自体に結合された処理要素、大規模なメモリ、および入出力機構を有し、ハイパーキューブに基づく修正されたトポロジーによって相互接続される。これらのノードは、次いでハイパーキューブ・ネットワーク・トポロジー、修正ハイパーキューブ・ネットワーク・トポロジー、リング・ネットワーク・トポロジーまたはリング内リング・ネットワーク・トポロジーによって相互接続される。
請求項(抜粋):
それぞれ通信経路、プロセッサ、およびメモリを有する複数のマルチプロセッサ・メモリ要素を備えており、データおよび制御情報を、あるマルチプロセッサ・メモリ要素から別のマルチプロセッサ・メモリ要素に経路指定するとともに、コンピュータ・システムのノード間で経路指定するためのプログラマブル・ルータが設けられることを特徴とする、コンピュータ・システム。
引用特許:
審査官引用 (1件)
  • 特開平2-228762

前のページに戻る