特許
J-GLOBAL ID:200903086342562598

パルス型フリップフロップ回路

発明者:
出願人/特許権者:
代理人 (1件): 山川 政樹 (外5名)
公報種別:公表公報
出願番号(国際出願番号):特願平8-521121
公開番号(公開出願番号):特表平10-512112
出願日: 1995年12月28日
公開日(公表日): 1998年11月17日
要約:
【要約】フリップフロップ回路である。フリップフロップ回路(40)は、データ入力(412)からデータ信号を受け取り、トリガ入力(414)からトリガ信号を受け取り、トリガ信号のエッジに応答してパルス信号を発生し、パルスに応答してデータ信号を記憶する。あるいは、他の実施形態のフリップフロップ回路(70)は、データ入力(712)を介してデータ信号を受け取り、トリガ入力(714)を介してトリガ信号を受け取り、データ信号をラッチ(711)に記憶し、ラッチに記憶されたデータ信号がデータ入力(712)を介して供給されるデータ信号と一致すると、ラッチ(711)へのトリガ信号を抑止する。
請求項(抜粋):
トリガ信号を受け取るためのトリガ信号入力と; データ信号を受け取るためのデータ信号入力と; 上記トリガ信号のエッジに応答してパルス信号を発生するトリガ信号入力に接続されたパルスジェネレータと; 上記パルスジェネレータに接続され、上記データ信号を受け取ると共に、パルス信号に応答してデータ信号を記憶する第1のラッチと;を具備したフリップフロップ回路。

前のページに戻る