特許
J-GLOBAL ID:200903086472524370
パワー・オン・リセット回路
発明者:
出願人/特許権者:
代理人 (1件):
京本 直樹 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平5-081577
公開番号(公開出願番号):特開平6-296125
出願日: 1993年04月08日
公開日(公表日): 1994年10月21日
要約:
【要約】【目的】マイクロコンピュータにおいては電源電圧を検出して、電源電圧がある一定値以下になった時リセットをかける電圧の精度を高める。【構成】バラツキは大きいが最低動作電圧の低い電源電圧検出回路17と、精度は高いが最低動作電圧の高い電源電圧検出回路18を組み合せることにより、精度よく、かつ低い電圧でも誤動作せすに電源電圧を検出する。
請求項(抜粋):
電源投入時に所定のパルス信号を出力する第1の電源電圧検出回路と、前記パルス信号の論理レベル変化時にのみ一定のパルス信号を出力する手段と、前記一定のパルス信号をトリガとして動作を開始する第2の電源電圧検出回路とを備え、前記第1の電源電圧検出回路の最低動作電圧は前記第2の電源電圧検出回路の最低動作電圧よりも低く設定され、前記第1の電源電圧検出回路の検出電圧は前記第2の電源電圧検出回路の最低動作電圧よりも高く設定されていることを特徴とするパワー・オン・リセット回路。
IPC (4件):
H03K 17/22
, G05F 3/24
, G06F 1/24
, G06F 15/78 510
引用特許:
前のページに戻る