特許
J-GLOBAL ID:200903086497456069

共有メモリスイッチ

発明者:
出願人/特許権者:
代理人 (1件): 佐藤 幸男 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平9-065389
公開番号(公開出願番号):特開平10-247928
出願日: 1997年03月03日
公開日(公表日): 1998年09月14日
要約:
【要約】【解決手段】 まだセルが書き込まれていない空アドレスを表示するための空アドレスメモリ7は、バッファメモリ1と同一のアドレスによりアクセスされる。この空アドレスメモリ7には、バッファメモリ1に有効なセルが書き込まれているときと、空アドレスであるときとを区別する識別データが格納される。新たなセルを書き込むときは、空アドレスメモリ7の空アドレスを検索して得られたアドレスを使用する。【効果】 空アドレスメモリにFIFOを使用したものと比較して、誤ったアドレスが発生してセルを読み出す操作をしても、その誤ったアドレスが連鎖的に繰り返し誤動作を誘発しない。
請求項(抜粋):
入力ポートから入力したセルを書き込んでバッファリングするバッファメモリと、このバッファメモリに書き込まれたセルの書き込みアドレスを保持するアドレスメモリと、前記バッファメモリ中で、未だセルの書き込まれていない空アドレスを表示する空アドレスメモリとを備え、この空アドレスメモリは、バッファメモリの書き込みアドレスと対応するアドレスに、未だセルの書き込まれていない空アドレスかどうかを示す識別データを格納し、空アドレスであることを示す識別データを与えると、その識別データが格納されたアドレスのひとつを検索して出力することを特徴とする共有メモリスイッチ。
IPC (2件):
H04L 12/28 ,  H04Q 3/00
FI (2件):
H04L 11/20 H ,  H04Q 3/00

前のページに戻る