特許
J-GLOBAL ID:200903086630311001

π/4遷移QPSK変調器用パルス成形フィルタ

発明者:
出願人/特許権者:
代理人 (1件): 曾我 道照 (外6名)
公報種別:公開公報
出願番号(国際出願番号):特願平9-114047
公開番号(公開出願番号):特開平10-093645
出願日: 1997年05月01日
公開日(公表日): 1998年04月10日
要約:
【要約】【課題】 IS-54及びJDCにおいて採択されたπ/4遷移QPSK変調器用パルス成形フィルタに関し、シフトレジスタの段数が増加してもメモリ容量の増加率を大幅に減少することができるものである。【解決手段】 I-チャンネル、Q一チャンネルのシンボル決定回路と、この決定回路で出力された入力信号値を逆多重化する各マルチプレクサと、その各マルチプレクサから出力されたデータを奇数及び偶数シンボルクロックにより遷移する多数の値を生成するため多重化するマルチプレクサと、その多重化されたアドレス値を各々貯蔵する多数のROMテーブルと、このROMテーブルに貯蔵されたデータを多重化及び加算して出力するマルチプレクシング及び加算部によりなる。
請求項(抜粋):
I-チャンネルとQ-チャンネルを含むπ/4遷移QPSK変調器において、偶数シンボルクロック及び奇数シンボルクロックを有する上記I-チャンネルと、上記I-チャンネルとは異なる偶数シンボルクロック及び奇数シンボルクロックを有する上記Q-チャンネルと、各々上記偶数シンボルクロック及び上記奇数シンボルクロックを受信して、各々1ビットの少なくとも2個以上の出力を有する2個のシンボル判定部を備えることを特徴とするπ/4遷移QPSK変調器用パルス成形フィルタ。

前のページに戻る