特許
J-GLOBAL ID:200903086753591289

キヤツシユ・コントローラ並びにフオールト・トレラント・コンピユータ及びそのデータ転送方式

発明者:
出願人/特許権者:
代理人 (1件): 宮園 純一
公報種別:公開公報
出願番号(国際出願番号):特願平3-276804
公開番号(公開出願番号):特開平5-006308
出願日: 1991年09月27日
公開日(公表日): 1993年01月14日
要約:
【要約】【目的】 高速にキャッシュ・フラッシュ動作を実行し、リアルタイム性を備えたフォールト・トレラント・コンピュータを得ることを目的とする。【構成】 プロセサ・モジュール301はキャッシュ・メモリを備え、キャッシュ・メモリ内の更新されたキャッシュ・ブロックのエントリ・アドレスをスタックに記憶し、タイマ等によるリカバリ・ポイント設定条件が満たされた時に、スタック内のエントリ・アドレスに対してのみキャッシュ・フラッシュを行なう。メモリ・モジュール303は同じ記憶物理空間で二重化され、転送されたキャッシュ・ブロックを一時的に格納するバッファ・メモリを備え、対になるバッファ・メモリへ同時にキャッシュ・ブロックを転送する。
請求項(抜粋):
ライト・バック方式のキャッシュ・メモリを制御するキャッシュ・コントローラにおいて、更新されたキャッシュ・ブロックのエントリ・アドレスを記憶する記憶手段と、更新されたキャッシュ・ブロックのエントリ・アドレスを上記記憶手段に登録すると共に、キャッシュ・フラッシュ時には上記記憶手段を参照して登録されたエントリ・アドレスに対してキャッシュ・フラッシュ転送を行なう制御手段とを有することを特徴とするキャッシュ・コントローラ。
引用特許:
審査官引用 (2件)
  • 特開平1-128156
  • 特開昭62-272339

前のページに戻る