特許
J-GLOBAL ID:200903086831836404

記憶制御装置

発明者:
出願人/特許権者:
代理人 (1件): 京本 直樹 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平8-339272
公開番号(公開出願番号):特開平10-188584
出願日: 1996年12月19日
公開日(公表日): 1998年07月21日
要約:
【要約】【課題】 無制限に書き換え可能な記憶制御装置を得る。【解決手段】 有限回の書き換えを許す記憶媒体である現用・予備系のEEPROM1,2、このEEPROM1,2の現用・予備系を切り替える切り替え制御回路3、装置全体を制御するコンピュータ回路7、EEPROM1,2に対してデータの読み書きを行うとともに、切り替え制御回路3への指示と、表示回路4とディスプレイ5を通して、オペレータに知らせるコンピュータ回路7のソフトウエアであるメモリー管理手段6、EEPROM1,2の使用状況をオペレータに表示する表示回路4、及びディスプレイ5で構成される。
請求項(抜粋):
コンピュータの状態データを記憶する現用系と予備系の一対の有限回の書き換え制限値を有し、各々が複数ブロックを有する不揮発性記憶手段と、前記現用系の不揮発性記憶手段の前記ブロックを順次使用して前記状態データとその前記ブロックの書き換え回数とを記録する手段と、その前記ブロックの書き換え回数が前記書き換え回数に達したとき前記順次使用するブロックを切り替える手段と、前記現用系の不揮発性記憶手段のすべての前記ブロックの書き換え回数が前記書き換え制限値に達した場合に前記不揮発性記憶手段の現用系と予備系とを切り替えるように制御する現用/予備切り替え制御手段とを含むことを特徴とする記憶制御装置。
IPC (3件):
G11C 16/06 ,  G06F 12/16 310 ,  G11C 16/02
FI (3件):
G11C 17/00 639 A ,  G06F 12/16 310 A ,  G11C 17/00 601 B

前のページに戻る