特許
J-GLOBAL ID:200903087071917952

情報処理装置

発明者:
出願人/特許権者:
代理人 (1件): 京本 直樹 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平7-124635
公開番号(公開出願番号):特開平8-316329
出願日: 1995年05月24日
公開日(公表日): 1996年11月29日
要約:
【要約】【目的】 情報処理装置の処理速度を向上させる。【構成】 処理の開始指令に応答してその処理をFPGAが行うようにFPGAブロック3をプログラムする。本来コンピュータ部1内のCPUが行うべき処理をFPGAが行うため、処理速度が速い。FPGAがその処理を行っている間は、CPUは他のタスクを実行できる。
請求項(抜粋):
Field Programmable Gate Array(以下、FPGAと略す)と、処理の開始指令に応答して該処理を前記FPGAが行うように該FPGAをプログラムするCPUとを含み、このプログラム後に前記FPGAが前記処理を行うようにしたことを特徴とする情報処理装置。
IPC (2件):
H01L 21/82 ,  G06T 1/00
FI (2件):
H01L 21/82 A ,  G06F 15/66 J

前のページに戻る