特許
J-GLOBAL ID:200903087081401466
ワンチップマイクロコンピュータ
発明者:
出願人/特許権者:
代理人 (1件):
鈴木 喜三郎 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平8-130427
公開番号(公開出願番号):特開平9-311849
出願日: 1996年05月24日
公開日(公表日): 1997年12月02日
要約:
【要約】【課題】CPUと周辺回路を初期化するハードウェアリセット回路と周辺回路のみを初期化するソフトウェアリセット回路を有するワンチップマイクロコンピュータを提供する。【解決手段】1つのシリコン基板上にCPU1とRAM3とROM2とアプリケーションに応じた機能ブロックである周辺回路4を具備し、前記ROM2に書き込まれたプログラムによって、決められた1つのアドレス空間にデータを書き込むことで、出力信号を選択状態にできるリセット回路5を有す。リセット回路5の出力信号13は周辺回路4に接続され、この出力信号13が選択状態の時、前記周辺回路4は初期化される。このときCPU1に接続されているリセット回路5からの他の出力信号12は非選択状態のままでCPU1は初期化されない。
請求項(抜粋):
1つのシリコン基板上にCPUとRAMとROMとアプリケーションに応じた機能ブロックである周辺回路を具備するワンチップマイクロコンピュータにおいて、前記ROMに書き込まれたプログラムによって、決められた1つのアドレス空間にデータを書き込むことで、出力信号を選択状態にできるリセット回路を有し、該リセット回路の出力信号は前期周辺回路に接続され、該リセット回路の出力信号が選択状態の時、前記周辺回路は初期化されることを特徴とするワンチップマイクロコンピュータ。
IPC (2件):
G06F 15/78 510
, G06F 9/30 360
FI (2件):
G06F 15/78 510 G
, G06F 9/30 360
引用特許:
前のページに戻る