特許
J-GLOBAL ID:200903087229889587

強誘電体記憶装置

発明者:
出願人/特許権者:
代理人 (1件): 佐藤 隆久
公報種別:公開公報
出願番号(国際出願番号):特願平7-099257
公開番号(公開出願番号):特開平8-212771
出願日: 1995年04月25日
公開日(公表日): 1996年08月20日
要約:
【要約】【目的】プレート電極の電位を固定したままでデータの読み出しが行え、また読み出し時間を短くできる強誘電体記憶装置を実現する。【構成】書き込み時には強誘電体キャパシタFC1,FC2のプレート電極の電位をVCC/2に固定し、スイッチングトランジスタTr1,Tr2を所定期間導通させ、ビット線BL1,BL2にプレート電極を挟んで高低の電位VCCおよび0Vを印加して強誘電体キャパシタの分極状態を設定する。読み出し時は、プレート電極の電位をVCC/2に固定し、スイッチングトランジスタTr1,Tr2を所定期間導通させ、このときのビット線BL1,BL2の電位変化の差を検出し、その差によりビット線BL1,BL2をプレート電極の電位より高いかまたは低い電位VCCおよび0Vにラッチさせ、そのときに強誘電体キャパシタFC1,FC2の両端に印加される電圧により再度データの書き込みを行う。
請求項(抜粋):
ビット線に接続されたスイッチングトランジスタと、当該スイッチングトランジスタに直列接続された強誘電体キャパシタとの組み合わせ2組によって1ビットが構成され、それぞれの強誘電体キャパシタは異なる方向に分極され、その分極の方向により2値のデータを記憶する強誘電体記憶装置であって、書き込み動作時に、強誘電体キャパシタ端のプレート電極を一定の電位に固定し、スイッチングトランジスタを所定期間だけ導通させる手段と、2本のビット線に、プレート電極の電位を挟んで高低の電位をそれぞれ印加する手段とを有する強誘電体記憶装置。
引用特許:
審査官引用 (3件)
  • 特開平3-283176
  • 特開平2-094473
  • 半導体記憶装置
    公報種別:公開公報   出願番号:特願平5-015302   出願人:松下電子工業株式会社

前のページに戻る