特許
J-GLOBAL ID:200903087293011226

演算増幅装置

発明者:
出願人/特許権者:
代理人 (1件): 川久保 新一
公報種別:公開公報
出願番号(国際出願番号):特願平11-252937
公開番号(公開出願番号):特開2001-077640
出願日: 1999年09月07日
公開日(公表日): 2001年03月23日
要約:
【要約】【課題】 通常のLSIプロセスで作成でき、1〜2mV程度の高精度にオフセット補償された演算増幅装置を提供することを目的とするものである。【解決手段】 差動増幅器とシングル出力演算増幅器とが、互いに容量値が等しい2つの容量を介して接続されているものである。
請求項(抜粋):
シングル出力演算増幅器と;差動増幅器と;上記シングル出力演算増幅器の第1の入力端子と上記差動増幅器の第1の出力端子との間に接続されている第1の容量と;上記シングル出力演算増幅器の第2の入力端子と上記差動増幅器の第2の出力端子との間に接続され、上記第1の容量の値と等しい値を具備する第2の容量と;上記シングル出力演算増幅器の第1の入力端子と第1の基準電位との間に接続されている第1のスイッチと;上記シングル出力演算増幅器の第2の入力端子と上記第1の基準電位との間に接続されている第2のスイッチと;上記差動増幅器の第1の入力端子と第2の基準電位との間に接続されている第3のスイッチと;上記差動増幅器の第2の入力端子と上記第2の基準電位との間に接続されている第4のスイッチと;上記差動増幅器の第1の入力端子に接続されている第5のスイッチと;上記差動増幅器の第2の入力端子に接続されている第6のスイッチと;を有することを特徴とする演算増幅装置。
Fターム (19件):
5J091AA01 ,  5J091AA47 ,  5J091CA13 ,  5J091CA91 ,  5J091FA07 ,  5J091FA15 ,  5J091HA09 ,  5J091HA17 ,  5J091HA25 ,  5J091HA29 ,  5J091HA38 ,  5J091KA02 ,  5J091KA05 ,  5J091KA09 ,  5J091MA08 ,  5J091MA13 ,  5J091MA21 ,  5J091TA01 ,  5J091TA02

前のページに戻る