特許
J-GLOBAL ID:200903087376183690
デジタル方式受信機
発明者:
出願人/特許権者:
公報種別:公開公報
出願番号(国際出願番号):特願2000-185978
公開番号(公開出願番号):特開2002-009857
出願日: 2000年06月21日
公開日(公表日): 2002年01月11日
要約:
【要約】【課題】A/D変換部への入力信号レベルが変動してもエラーを防止すると共に演算精度が劣化しないようにした極めて利便性の良いデジタル方式無線機を提供することを目的とする。【解決手段】A/D変換部の出力段に接続され1フレーム分の出力データの最大値(負の値のときは最小値)を求める最大値検出回路と、最大値検出回路の出力段に接続されると共にフレームバッファと復号部との間に設けられ最大値検出回路からの出力データによりフレームバッファからの出力データを補正する補正回路を備える。
請求項(抜粋):
受信信号をアナログ信号からデジタル信号に変換せしめるA/D変換部と、該A/D変換部の出力段に接続され前記デジタル信号をデータとして格納せしめるフレームバッファと、該フレームバッファの後段に備えられると共にフレームトリガ端子に接続され該フレームトリガ端子からのフレームトリガ信号が入力されたとき前記フレームバッファに格納されたデータを復号せしめる復号部とを含むデジタル方式受信機において、前記A/D変換部の出力段に接続され前記データの中で絶対値が最大となるデータを算出せしめる最大値検出回路と、該最大値検出回路の出力段に接続されると共に前記フレームバッファと前記復号部との間に設けられ前記最大値検出回路からの出力データに応じてフレームバッファからの出力データを補正せしめる補正回路を備え、前記受信信号のレベルが変動したときに発生するエラー及び受信感度劣化を防止するように構成したことを特徴とするデジタル方式受信機。
IPC (4件):
H04L 27/22
, H03G 3/20
, H04B 1/16
, H04L 27/38
FI (4件):
H03G 3/20 C
, H04B 1/16 Z
, H04L 27/22 D
, H04L 27/00 G
Fターム (13件):
5J100JA01
, 5J100KA05
, 5J100LA00
, 5J100QA01
, 5J100SA02
, 5K004AA04
, 5K004EA02
, 5K004EF02
, 5K061AA11
, 5K061BB06
, 5K061CC52
, 5K061CD01
, 5K061CD04
前のページに戻る